طراحی، شبیهسازی و پیادهسازی سختافزاری دیکدر viterbi کم مصرف با زبان توصیف سخت افزار vhdl روی تراشه fpga
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی
- نویسنده علی قاسمی خواه
- استاد راهنما یوسف صیفی کاویان هومان کعبی
- سال انتشار 1391
چکیده
در سیستمهای ارتباطی اطمینان از تبادل صحیح اطلاعات از اهمیت بالایی برخوردار است. مخابرات دیجیتال به دلیل مزایایی که دارد، در بسیاری از ارتباطات جایگزین مخابرات آنالوگ شده است. به واسطهی استفاده از روشهای مدولاسیون دیجیتال و فراهم آوردن امکاناتی برای به کارگیری کدینگ کانال، سیستمهای مخابرات دیجیتال توانایی بالایی در حذف نویز دارند. کدینگ کانولوشنی از قویترین و پرکاربردترین کدها در مخابرات بیسیم دیجیتال است. برای دیکد کردن کدهای کانولوشنی از الگوریتم ویتربی استفاده میشود. دیکدر ویتربی به دلیل پیچیدگی، توان مصرفی بالایی دارد. اهمیت کممصرف بودن گیرندههای بیسیم از یکسو و قدرت بالای دیکدر ویتربی در تصحیح خطا از سوی دیگر، باعث اهمیت ارائهی طرحهای کممصرف برای دیکدر ویتربی شده است. یکی از پرمصرفترین واحدهای دیکدر ویتربی، حافظهی نگهدارندهی مسیر است. در این رساله با کاهش رجیسترهای این واحد، توان مصرفی یک دیکدر نمونه، حدود 15 درصد کاهش یافته است. در این طرح همچنین با حذف سیکلهای اضافه در دیکدر، سرعت دیکدر بهبود یافته است. در این رساله همچنین کدهای کانولوشنی اعشاری معرفی شدهاند و از الگوریتم ویتربی برای دیکد کردن آن ها استفاده شده است. سیستم کدینگ جدید از نظر توان مصرفی و قدرت تصحیح خطا ارزیابی و با کد کانولوشنی معمولی (صحیح) مقایسه شده است. همه طرحهای ارائه شده در این رساله توسط زبان vhdl توصیف شده اند و بهصورت سختافزاری روی تراشه xc3s400 از خانواده spartan3 شرکت xilinx پیادهسازی شدهاند.
منابع مشابه
طراحی و شبیه سازی یک شبکه روی تراشه ی ترکیبی با زبان توصیف سخت افزار vhdl
: نیاز روز افزون به تراشه هایی با کارایی بیشتر، افزایش پیچیدگی در طراحی مدارهای مجتمع را به دنبال داشته است. بخشی از مشکلات با کوچکتر شدن تکنولوژی ساخت ترانزیستور برطرف شد ولی کوچک تر شدن تکنولوژی ساخت خود باعث برهم خوردن توازن بین تأخیر سیم وتأخیر گیت می شد. همچنین با افزایش فرکانس کار تراشه توان مصرفی نیز افزایش می یافت. برای غلبه بر این چالش ها طراحان مدار های مجتمع تمرکز بر افزایش کارایی را...
طراحی سخت افزار سیستم رمزگذاری و رمزگشائی DES با استفاده از زبان شبیه ساز VHDL
در این مقاله سخت افزار سیستم رمزنگار DES طراحی و عملکرد آن بررسی می شود. این سخت افزار که پالس ساعت 20MHz کار می کند ، قادر است که داده های ورودی را با نرخی برابر Mbps 80 رمز کند که نسبت به سخت افزارهای موجود ،دو برابر سریعتر است. سخت افزار طراحی شده بصورت مدار مجتمع ساخته می شود. کلیه مراحل طراحی و بررسی عملکرد سخت افزار با استفاده از زبان استاندارد VHDL انجام شده است. مزیت استفاده از VHDL ای...
متن کاملطراحی سخت افزار سیستم رمزگذاری و رمزگشائی des با استفاده از زبان شبیه ساز vhdl
در این مقاله سخت افزار سیستم رمزنگار des طراحی و عملکرد آن بررسی می شود. این سخت افزار که پالس ساعت 20mhz کار می کند ، قادر است که داده های ورودی را با نرخی برابر mbps 80 رمز کند که نسبت به سخت افزارهای موجود ،دو برابر سریعتر است. سخت افزار طراحی شده بصورت مدار مجتمع ساخته می شود. کلیه مراحل طراحی و بررسی عملکرد سخت افزار با استفاده از زبان استاندارد vhdl انجام شده است. مزیت استفاده از vhdl این...
متن کاملپیاده سازی سخت افزاری هسته حذف نویز وفقی مبتنی بر الگوریتم حداقل میانگین مربعات با کمترین منابع مصرفی
در این مقاله پیاده سازی سخت افزاری هسته حذف نویز فعال ارائه میگردد. فیلترهای وفقی در زمینههای مختلفی مانند پردازش سیگنال، رادار، سونار، شناسایی کانال و غیره مورد استفاده قرار میگیرند. فیلترهای وفقی با پاسخ ضربه محدود به دلیل حجم کم محاسبات و فاز خطی بسیار محبوب میباشند. الگوریتم حداقل میانگین مربعات برای آموزش ضرایب این فیلترها مورد استفاده قرار میگیرد. پیشرفتهای چشمگیر در زمینه قطعات نیمه...
متن کاملپیاده سازی سخت افزاری هسته حذف نویز وفقی مبتنی بر الگوریتم حداقل میانگین مربعات با کمترین منابع مصرفی
در این مقاله پیاده سازی سخت افزاری هسته حذف نویز فعال ارائه میگردد. فیلترهای وفقی در زمینههای مختلفی مانند پردازش سیگنال، رادار، سونار، شناسایی کانال و غیره مورد استفاده قرار میگیرند. فیلترهای وفقی با پاسخ ضربه محدود به دلیل حجم کم محاسبات و فاز خطی بسیار محبوب میباشند. الگوریتم حداقل میانگین مربعات برای آموزش ضرایب این فیلترها مورد استفاده قرار میگیرد. پیشرفتهای چشمگیر در زمینه قطعات نیمه...
متن کاملطراحی، مدلسازی و شبیه سازی فیلتر fir وفقی دوبعدی به وسیله vhdl جهت پیاده سازی روی تراشه های fpga
هدف از این تحقیق سنتز فیلترهای با پاسخ ضربه محدود (fir) دیجیتال وفقی با الگوریتم های lms و dlms برای کاربرد حذف نویز بر روی تراشه های fpga و مقایسه رفتاری الگوریتم های وفقی lms و dlms از لحاظ مقدار تراشه مصرفی و فرکانس کاری. با توجه به نتایج بدست آمده الگوریتم dlms دارای ساختار خط لوله است که از الگوریتم lms سریع تر است در حالی که به علت رجیسترهای اضافی از تراشه ی بیشتری استفاده می کند. برای اف...
منابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه شهید چمران اهواز - دانشکده مهندسی
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023